功能與需求
TDC 測量解決方案主要實現脈沖信號到達時間的數字化測量,并對測量時間進行校正。系統有 8 路脈沖輸入,在接到開始測量指令后,利用 FPGA 實現 8 路脈沖上升沿到達時間的測量,記錄測量時間。測量死時間小于xxns,測量精度不大于 xxps;8 路脈沖 TDC 測量功能在 Xilinx Virtex 2 系列 FPGA 里實現。
系統架構
實物圖